Palmeral de Elche y Universidad

Menu:

Ediciones anteriores

Presentación del JCRA 2012

JCRA es el punto de encuentro anual de los grupos de investigación españoles e iberoamericanos en el que se exponen y debaten los últimos avances, investigaciones y experiencias académicas en el campo de la computación reconfigurable, tecnologías y aplicaciones de los dispositivos lógicos programables.

Este año las JCRA se celebran dentro de las Jornadas SARTECO JS2012 (http://www.jornadassarteco.org) (Jornadas de la Sociedad de Arquitectura y Tecnología de Computadores), que tendrá lugar en la Universidad Miguel Hernández de Elche (Alicante).

JCRA Contest:

Quick FPGA programing with Xilinx AutoESL

Los recientes avances en síntesis de alto nivel están convirtiendo en realidad la eterna promesa de la metodología ESL. Desde el JCRA pensamos que esta competición es una buena oportunidad para promocionar el uso de la Computación Reconfigurable en ciertas áreas dónde tradicionalmente el uso de las FPGAs no estaba contemplado.

La competición está abierta a todos los que deseen participar (equipos de 3 personas máximo), sólo es necesario realizar una pre-inscripción y el equipo recibirá una licencia temporal node-locked de AutoESL donada por Xilinx. El premio consistirá en una tarjeta de prototipado (probablemente ZedBoard).

Más información aquí

Conferenciante Invitado

Juanjo Noguera (Xilinx Research Labs, Ireland). Nuevas herramientas ESL y familia Zynq

La conferencia tendrá lugar en la sesión plenaria del Jueves 20 a las 9:00

Convocatoria del II premio Jonathan Tombs

Todos aquellos autores que así lo deseen podrán participar en la convocatoria que premiará los mejores artículos en el campo de la Computación Reconfigurable. Los finalistas del premio recibirán un diploma acreditativo y los trabajos serán recomendados para su publicación en versión extendida y en inglés, en la revista Journal of Systems Architecture de Elsevier, indexada en el JCR (con factor de impacto de 0,667).

Temas de interés

Methodologies and Tools
  • Architecture and Designs of Systems-On-Chip
  • Design Methodology
  • EDA Tools and Algorithms for System Design
  • Emulation
  • Failure Analysis and Realibility
  • Formal Methods
  • Hardware/Software Co-design
  • High-speed Techniques
  • Java, Handel-C, System-C
  • Low-Power Design
  • Modelling and Simulation
  • Noise, Radiation Effects and EMC
  • Optimization
  • Physical Design
  • Platform-based Design
  • Reconfiguration
  • Synchronization
  • Synthesis
  • System-level Partitioning
  • Test
Applications
  • Adaptable Systems
  • Artificial vision
  • Biologically inspired systems
  • Computer Arithmetics
  • Crytography
  • Digital Signal Processing
  • Robotics
  • Software Radio
Reconfiguration Platforms
  • Custom Computers
  • Custom DSPs
  • Embedded Processors
  • Fault Tolerant Systems
  • IP Cores
  • Low-Power Design
  • Platform-based design
  • Self-timed Systems